9ZML1233EKILF Clock Buffer 9ZML1233E DB1200ZL MUX DERIV +WRTLK อินทิกริตชาร์ค ICs

9ZML1233 EKILF
,9ZML1233EKILF Clock Buffer IC
,เครื่องวงจรบูรณาการ Clock Buffer IC
9ZML1233EKILF Clock Buffer 9ZML1233E DB1200ZL MUX
IDT | |
ประเภทสินค้า: | คล็อคบัฟเฟอร์ |
RoHS: | รายละเอียด |
12 ผลิต | |
3.6 ns | |
HCSL | |
VFQFPN-72 | |
ความแตกต่าง | |
400 MHz | |
3.135 วอลต์ | |
3.465 V | |
9ZML1233 | |
- 40 C | |
+ 85 C | |
ยี่ห้อ: | IDT |
ระยะเวลาทํางาน - สูงสุด: | 55 % |
ความสูง: | 1 มม. |
ความยาว: | 10 มม. |
อ่อนไหวต่อความชื้น: | ใช่ |
สไตล์การติดตั้ง: | SMD/SMT |
กระแสไฟฟ้าการทํางาน: | 22 mA |
การบรรจุ: | ตะกร้า |
สินค้า: | เครื่องระบายเวลา |
ประเภทสินค้า: | เครื่องระบายเวลา |
หมวดย่อย: | IC ชุดนาฬิกาและไทม์ |
ประเภท | เสียงระยะต่ํา |
ความกว้าง: | 10 มม. |
น้ําหนักหน่วย: | 2.425891 oz |
คําอธิบาย
9ZML1233E/9ZML1253E เป็นรุ่นที่สองของ DB1200ZL ที่มีประสิทธิภาพสูงขึ้น
อะไหล่เป็นปรับปรุงที่เข้ากันกับปิน 9ZML1232B ในขณะที่นําเสนอการปรับปรุง phasejitter มาก
ผลตอบสนองภายนอกที่คงที่รักษาการเคลื่อนไหวต่ําสําหรับ QPI / UPI
ช่องทางมีซอฟต์แวร์ปรับ input-to-output delay เพื่ออํานวยความสะดวกในการจัดการการขนส่ง
โทปโลยีเซอร์เวอร์ที่ซับซ้อน The9ZML1233E และ 9ZML1253E มี SMBus Write Lockout pinสําหรับเพิ่ม
ความปลอดภัยของอุปกรณ์และระบบ
ลักษณะ
▪ SMBus write lock feature เพิ่มความปลอดภัยของระบบ
▪ 2 เส้นสายความช้า input-to-output ที่สามารถตั้งค่าด้วยโปรแกรม; การจัดการความช้าในการขนส่งสําหรับทอปโลยีที่ซับซ้อน
▪ การออกของ LP-HCSL; การกําจัด 24 resistors, ประหยัด 41mm2 ของพื้นที่ ((1233E)
▪ การออก LP-HCSL กับ 85Ω Zout; การกําจัด 48 resistors, ประหยัด 82mm2 ของพื้นที่ (1253E)
▪ 12 ปิน OE#; การ ควบคุม แฮร์ดแวร์ ของ แต่ ละ การ ออก
▪ 3 ที่อยู่ SMBus ที่สามารถเลือกได้; หลายอุปกรณ์สามารถแบ่งปันส่วน SMBus เดียว
▪ เลือกความกว้างแบนด์บานด์ของ PLL; ลดการสั่นสะเทือนที่สูงสุดในทอปโลยี PLL
▪ การควบคุมความกว้างแบนด์บานด์ของ PLL และการเลื่อนทางด้วยฮาร์ดแวร์ / SMBus;เปลี่ยนโหมดโดยไม่ต้องใช้วงจรพลังงาน
▪ สะสมความสม่ําเสมอของสเปคตรัมกระจาย; เส้นทางกระจายเวลาการใส่สําหรับการลด EMI
▪ โหมด PLL 100MHz รองรับ UPI
▪ กล่อง ขนาด 10 x 10 มิลลิเมตร 72-VFQFPN
สถาปัตยกรรมเวลา PCIe
▪ คล็อค คอมมอน (CC)
▪ อินเดpendent Reference (IR) พร้อมและไม่มีสเปคตรัมแพร่
การใช้งานทั่วไป
▪ ผู้ รับใช้
▪ ที่เก็บของ
▪ การ สร้าง เครือข่าย
▪ SSDs คุณสมบัติการออกเสียง
▪ 12 คู่ ออก HCSL พลังงาน ต่ํา (LP) (1233E)
▪ 12 คู่ผลิต HCSL พลังงานต่ํา (LP) กับ 85Ω Zout (1253E)
ข้อจํากัดหลัก
▪ ความสั่นสะเทือนจากวงจรหนึ่งสู่วงจรอีก < 50ps
▪ ความคลาดเคลื่อนระหว่างผลิตและผลิต < 50ps
▪ ความช้าในการเข้า-ออก: 0ps ตามปกติ
▪ การเปลี่ยนแปลงความช้าของ input-to-output < 50ps
▪ การสั่นสะเทือนระยะ: PCIe Gen4 < 0.5ps rms
▪ การสั่นสะเทือนระยะ: UPI > 9.6GB/s < 0.1ps rms
▪ การสั่นสะเทือนระยะ: IF-UPI < 1.0ps rms