MPC8536ECVJAULA ไมโครเปรซเซอร์ MPU พลังงาน QUICC 32 บิต พลังงาน Arch SoC

MPC8536ECVJAULA การรักษาความปลอดภัย
,MPC8536ECVJAULA เครื่องประมวลผลขนาดเล็ก MPU
,32 บิตไมโครโพเซสเซอร์ MPU
MPC8536ECVJAULA ไมโครเปรซเซอร์ - MPU Power QUICC 32 บิต พลัง Arch SoC
N-X-P | |
ประเภทสินค้า: | ไมโครโพเซสเซอร์ - MPU |
RoHS: | รายละเอียด |
e500 | |
1 หลัก | |
32 บิต | |
1.333 GHz | |
FC-PBGA-783 | |
32 kB | |
32 kB | |
1 V | |
SMD/SMT | |
- 40 C | |
+ 105 C | |
ตะกร้า | |
ยี่ห้อ: | N-X-P เซมคอนดักเตอร์ |
ความดัน I/O: | 1.5 V, 1.8 V, 2.5 V, 3.3 V |
ประเภทคําสั่ง: | ปริมาณการใช้งาน |
ประเภทอินเตอร์เฟซ: | Ethernet, I2C, PCIe, SPI, UART, USB |
คําสั่งแคช L2 / เอมโมรี่ข้อมูล: | 512 kB |
ประเภทความจํา: | L1/L2 แคช |
จํานวนเครื่องกําหนดเวลา/เครื่องนับ: | 1 เครื่องกําหนดเวลา |
เครื่องประมวลผล: | PowerQUICC III |
ประเภทสินค้า: | ไมโครโพเซสเซอร์ - MPU |
หมวดย่อย: | ไมโครโพเซสเซอร์ - MPU |
ช่างจับเวลา: | ไม่มีตารางเวลาของสุนัขเฝ้าระวัง |
ส่วน # ชื่อเล่น: | 935320311557 |
น้ําหนักหน่วย: | 0.132976 oz |
• คอร์ e500 ที่ทํางานได้ดี 32 บิต ขนาดสูงถึง 1.5 GHz
สถาปัตยกรรม®เทคโนโลยี
✅ การจัดการทางกายภาพ 36 บิต
✓ APU จุดพุ่งที่ติดตั้งความแม่นยําสองเท่า โดยใช้ออเรนด์ 64 บิต
✅ APU วาคเตอร์และสเกลาร์ที่แน่นเดียวที่ใช้เครื่องหมายระยองที่ใช้ออเพรนด์ 32 หรือ 64 บิต
หน่วยบริหารความจํา (MMU)
• แคช L1/L2
ข้อมูลแคช L1 ขนาด 32Kbyte และคําสั่ง 32Kbyte
คาเช L2 512-Kbyte (8-way set associative)
• เครื่องควบคุมความจํา DDR2/DDR3 SDRAM พร้อมการสนับสนุน ECC อย่างเต็มที่
✓ ช่วงเวลาสูงสุด 333MHz (อัตราการส่งข้อมูล 667MHz)
รองรับความจําหลักสูงสุด 16 Gbytes
✓ ใช้ ECC พบและแก้ไขความผิดพลาดแบบเดียว และพบความผิดพลาดแบบสองบิต และความผิดพลาดทั้งหมด
ภายในการกัด
✓เรียกระดับการจัดการพลังงานของระบบโดยการยืนยันสัญญาณ MCKE SDRAM ในเครื่องบิน
ใส่ความทรงจําเข้าสู่โหมดหลับพลังงานต่ํา
✓ ทั้งตัวเลือกฮาร์ดแวร์และซอฟต์แวร์เพื่อรองรับความจําหลักที่รองรับจากแบตเตอรี่
• เครื่องยนต์ความมั่นคงที่บูรณาการ (SEC) ที่ได้รับการปรับปรุงเพื่อประมวลผลอัลการอริทึมทั้งหมดที่เกี่ยวข้องกับ IPsec, IKE,
SSL / TLS, iSCSI, SRTP, IEEE Std 802.16e TM และ 3GPP
หน่วย XOR สําหรับการตรวจสอบ parity ใน RAID storage แอพลิเคชั่น
• อินเตอร์เฟซส่วนนอกเรียง (eSPI) ที่พัฒนา
• เครื่องควบคุมเอเธอร์เน็ต 3 ความเร็วที่พัฒนา (eTSECs) สองตัวที่มีการสนับสนุน SGMII
การสนับสนุน 3 ความเร็ว (10/100/1000 Mbps)
2 IEEE Std 802.3®, IEEE 802.3u, IEEE 802.3x, IEEE 802.3z
เครื่องควบคุมที่สอดคล้องกับ IEEE 802.3ac, IEEE 802.3ab และ IEEE Std 1588TM
การสนับสนุนอินเตอร์เฟซฟิสิกส์ Ethernet หลากหลาย: GMII,TBI, RTBI, RGMII, MII, RGMII, RMII และ SGMII
รองรับความเร็ว TCP/IP และคุณสมบัติ QOS
✅ การรับรู้ที่อยู่ MAC และการสนับสนุนสถิติ RMON
✓ รองรับการวิเคราะห์ ARP และการสร้างเหตุการณ์ตื่นขึ้นโดยใช้ผลการวิเคราะห์ในขณะที่อยู่ในลึก
ระบบนอน
รองรับการรับและเก็บแพ็คเก็ตในขณะที่อยู่ในโหมดหลับลึก
• อินเตอร์เฟซความเร็วสูง (มัลติเพล็กซ์) รองรับ:
3 ช่องทาง PCI Express
✅ รองรับ PCI Express 1.0a
1 ช่องหน้า x8/x4/x2/x1 PCI Express
✅ 2 ท่า x4/x2/x1 หรือ, ✅ 1 ท่า x4/x2/x1 และ 2 ท่า x2/x1
2 ช่องทาง SGMII 2 เครื่องควบคุม Serial ATA (SATA) รองรับอัตราการส่งข้อมูล SATA I และSATA I
• เครื่องควบคุม PCI ที่เข้ากับ PCI 2.2
• เครื่องควบคุม dual-role 3 เครื่อง Universal Serial Bus (USB) ตอบสนองการแก้ไขรายละเอียด USB 2.0
• 133-MHz, 32 บิต, บัสท้องถิ่นที่ขยาย (eLBC) พร้อมเครื่องควบคุมความจํา
• การปรับปรุงการควบคุมโฮสต์ดิจิทัลที่ปลอดภัย (eSDHC) ที่ใช้สําหรับอินเตอร์เฟซการ์ด SD/MMC
ความสามารถจาก eSDHC
• เครื่องควบคุม DMA 4 ช่อง
• รองรับ I2C และ DUART
• เครื่องควบคุมการหยุดการทํางาน (PIC)
• การบริหารพลังงาน พลังงานรอคอยต่ํา
✅ รองรับโหมด Doze, Nap, Sleep, Jog และ Deep Sleep
✅ PMC wake on: กิจกรรม LAN, การเชื่อมต่อ USB หรือ remotewakeup, GPIO, ไทม์ภายในหรือภายนอก
กิจกรรมตัด
• ติดตามการทํางานของระบบ
• IEEE Std 1149.1TM ที่สอดคล้องกับ JTAG
• แพ็คเกจ FC-PBGA 783 ปิน ขนาด 29 mm × 29 mm