LV810FILFT เครื่องผลักดันนาฬิกา & การกระจาย BUFFER/CLOCK DRIVER วงจรบูรณาการ ICs

LV810FILFT
,LV810FILFT วงจรบูรณาการ ICs
,วงจรอินทิกรีทรานด์ดริเวอร์
LV810FILFT เครื่องผลักดันนาฬิกา & การกระจาย BUFFER/CLOCK DRIVER วงจรบูรณาการ ICs
IDT | |
ประเภทสินค้า: | เครื่องขับนาฬิกาและการจําหน่าย |
RoHS: | รายละเอียด |
SSOP-20 | |
LV810 | |
รีล | |
ตัดเทป | |
MouseReel | |
ยี่ห้อ: | IDT |
ความสูง: | 1.73 มิลลิเมตร |
ความยาว: | 7.2 มิลลิเมตร |
สไตล์การติดตั้ง: | SMD/SMT |
สินค้า: | คนขับนาฬิกา |
ประเภทสินค้า: | เครื่องขับนาฬิกาและการจําหน่าย |
หมวดย่อย: | IC ชุดนาฬิกาและไทม์ |
ความกว้าง: | 5.3 มิลลิเมตร |
ส่วน # ชื่อเล่น: | LV810 |
น้ําหนักหน่วย: | 00.016000 oz |
คําอธิบาย
ICSLV810 มีความสับสนต่ํา 1.5 V ถึง 2.5 V
buffer อุปกรณ์นี้ถูกออกแบบโดยเฉพาะสําหรับข้อมูล
การบริหารเวลาของการสื่อสาร
เส้นการเข้าเดียวลดภาระบนนาฬิกาการเข้า
การออกระดับ TTL ลดระดับเสียงบนส่วน
แอพลิเคชั่นคือเวลาและการกระจายสัญญาณ
ลักษณะ
●บรรจุใน QSOP/SSOP 20 ปิน
● แบ่ง 1: 10 ฟานออท
●ความสับสนสูงสุดระหว่างผลิตของพัสดุต่าง ๆ
0.75 ns
●ความช้าในการกระจายตัวสูงสุด 3.8 ns
●ความดันการทํางาน 1.5V ถึง 2.5V ในธนาคาร A
●ความดันการทํางาน 1.5V ถึง 2.5V ในธนาคาร B และ C
●กระบวนการ CMOS ระดับสูงและใช้พลังงานต่ํา
●อุตสาหกรรม ระยะอุณหภูมิ -40°C ถึง +85°C
● 3.3 V ความอดทนในการเข้าเมื่อ VDDA = 2.5 V
●บรรจุสินค้าที่ไม่มี Pb (หมู)
คําอธิบาย
ICSLV810 มีความสับสนต่ํา 1.5 V ถึง 2.5 V
buffer อุปกรณ์นี้ถูกออกแบบโดยเฉพาะสําหรับข้อมูล
การบริหารเวลาของการสื่อสาร
เส้นการเข้าเดียวลดภาระบนนาฬิกาการเข้า
การออกระดับ TTL ลดระดับเสียงบนส่วน
แอพลิเคชั่นคือเวลาและการกระจายสัญญาณ
ลักษณะ
●บรรจุใน QSOP/SSOP 20 ปิน
● แบ่ง 1: 10 ฟานออท
●ความสับสนสูงสุดระหว่างผลิตของพัสดุต่าง ๆ
0.75 ns
●ความช้าในการกระจายตัวสูงสุด 3.8 ns
●ความดันการทํางาน 1.5V ถึง 2.5V ในธนาคาร A
●ความดันการทํางาน 1.5V ถึง 2.5V ในธนาคาร B และ C
●กระบวนการ CMOS ระดับสูงและใช้พลังงานต่ํา
●อุตสาหกรรม ระยะอุณหภูมิ -40°C ถึง +85°C
● 3.3 V ความอดทนในการเข้าเมื่อ VDDA = 2.5 V
●บรรจุสินค้าที่ไม่มี Pb (หมู)
องค์ประกอบภายนอก
ICSLV810 ต้องการจํานวนขั้นต่ําของภายนอก
ส่วนประกอบสําหรับการทํางานอย่างถูกต้อง
เครื่องประกอบความเข้มแข็งที่แยกออก
คอนเดเซนเตอร์การแยกของ 0.01μF ต้องเชื่อมต่อ
ระหว่าง VDD และ GND ใกล้กับปินเหล่านี้มากที่สุดเท่าที่จะทําได้
สําหรับการทํางานของอุปกรณ์ที่ดีที่สุด, คอนเดสเตอร์ decoupling
ควรติดตั้งอยู่ด้านส่วนประกอบของ PCB
หลีกเลี่ยงการใช้ vias ในวงจรแยก
ระบบต่อรองการปิดชุด
เมื่อ PCB ติดตามระหว่างการออกนาฬิกาและ
ความหนักมากกว่า 1 นิ้ว, การสิ้นสุดชุดควรใช้
ซีรี่ย์จะปิดร่องรอย 502 (ร่องรอยที่
impedance) วางตัวต่อต้าน 33Q2 ในลําดับกับเส้นนาฬิกา
ที่ใกล้กับปินออกนาฬิกาเป็นไปได้
อิมพีเดนซ์ของผลิตนาฬิกาคือ 202
แนะนําการจัดวาง PCB
สําหรับการทํางานของอุปกรณ์ที่ดีที่สุดและระยะการออกที่ต่ําที่สุด
เสียงดัง ควรปฏิบัติตามแนวทางต่อไปนี้
1) คอนเดสเตอร์การแยก 0.01μF ควรติดตั้งบน
ด้านส่วนประกอบของบอร์ดที่ใกล้กับปิน VDD
ไม่ควรใช้ช่องทางระหว่าง
การแยกตัวประกอบความเข้มข้นและปิน VDD
pin ควรถูกรักษาให้สั้นที่สุดเท่าที่เป็นไปได้ เช่นเดียวกับ PCB
ติดตามไปยังพื้นที่ผ่าน
2) เพื่อลด EMI ของ 332 ซีรีส์การสิ้นสุดความต้านทาน
จําเป็นต้องวางใกล้กับการออกของนาฬิกา