M25PX64-VMF6P FLASH - NOR Memory IC 64Mbit SPI 75 MHz 16-SO วงจรบูรณาการ ICs
M25PX64-VMF6P FLASH - NOR ความจํา IC 64Mbit SPI 75 MHz 16-SO
เทคโนโลยีไมครอน | |
ประเภทสินค้า: | ไม่ Flash |
SMD/SMT | |
SOIC-16 | |
30S | |
64 Mbit | |
2.7 V | |
3.6 V | |
12 mA | |
SPI | |
75 MHz | |
8 M x 8 | |
8 บิต | |
ซินครอน | |
- 40 C | |
+ 85 C | |
ตะกร้า | |
ยี่ห้อ: | ไมครอน |
ประเภทความจํา: | ไม่ |
ประเภทสินค้า: | ไม่ Flash |
ความเร็ว: | 75 MHz |
มาตรฐาน: | ไม่รองรับ |
หมวดย่อย: | ความจําและการเก็บข้อมูล |
คําอธิบาย
M25PX64 เป็นความทรงจําแบบชะอําแบบ 64 Mbit (8 Mbit x 8) พร้อมกลไกป้องกันการเขียนที่ทันสมัย
การเข้าถึงโดยรถเมล์ SPI ความเร็วสูง
M25PX64 รองรับคําสั่งการเข้า/ออกแบบสองแบบที่มีประสิทธิภาพสูง
คําสั่งการอ่านเร็วออกแบบสองแบบ (DOFR) ใช้ในการอ่านข้อมูลที่สูงสุด 75 MHz โดยใช้ทั้งปิน DQ1 และ
pin DQ0 ในฐานะผลิต
คําสั่งโปรแกรมรวดเร็วเข้าแบบสองแบบ (DIFP) ใช้ในการโปรแกรมข้อมูลที่สูงสุด 75 MHz โดยใช้ทั้ง 2 ปิน DQ1
และปิน DQ0 เป็นอินทุ้น
คําสั่งใหม่เหล่านี้เพิ่มความกว้างแบนด์เวทในการโอนข้อมูลให้เป็นสองเท่า สําหรับการอ่านและการทํางานโปรแกรม
ความจําสามารถโปรแกรมได้ 1 ถึง 256 ไบท์ในเวลาหนึ่ง โดยใช้คําสั่งโปรแกรมหน้า
ได้จัดเป็น 128 ภาค ซึ่งแบ่งออกเป็น 16 ภาคย่อย แต่ละภาคย่อย (รวมทั้งหมด 2048 ภาคย่อย)
ความจําสามารถลบภาคย่อย 4-Kbyte ในเวลาหนึ่งภาค 64-Kbyte ในเวลาหนึ่งหรือทั้งหมด
จะได้รับการป้องกันการเขียนโดยโปรแกรมที่ใช้ส่วนผสมของลักษณะการป้องกันความลุกลุกและไม่ลุกลุก
ความต้องการของแอพลิเคชั่น ความละเอียดของการป้องกันคือ 64 Kbyte (ความละเอียดของภาค)
M25PX64 มี 64ไบท์ที่สามารถเขียนโปรแกรมได้เพียงครั้งเดียว (OTP bytes) ที่สามารถอ่านและเขียนโปรแกรมได้ โดยใช้
คําแนะนําสองฉบับอ่าน OTP (ROTP) และโปรแกรม OTP (POTP) ตามลําดับ
จะถูกล็อคอย่างถาวรโดยโปรแกรมเฉพาะ OTP (POTP) ลําดับ เมื่อพวกเขาถูกล็อค
กลายเป็นการอ่านเท่านั้นและรัฐนี้ไม่สามารถย้อนกลับไปได้
คุณสมบัติเพิ่มเติมมีให้เลือกในฐานะตัวเลือกความปลอดภัยเพิ่มเติมข้อมูลเพิ่มเติมเกี่ยวกับคุณสมบัติความปลอดภัย
มีให้บริการ เมื่อมีการสรุป NDA (ข้อตกลงความไม่เปิดเผย)และจึงไม่ที่อธิบายในข้อความนี้
รายละเอียดเพิ่มเติมเกี่ยวกับตัวเลือกนี้ ติดต่อ Numonyx ที่ใกล้ที่สุดสํานักงานขาย
ลักษณะ
อินเตอร์เฟซแบบเรียงลําดับที่เข้ากันได้กับบัส SPI
ความถี่นาฬิกา 75 MHz (สูงสุด)
2.7V ถึง 3.6V โลตติจ์ไฟฟ้าเดียว
คําสั่งเข้า/ออกแบบสองแบบ ส่งผลให้มีความถี่นาฬิกาที่เท่าเทียมกัน 150 MHz:
คําสั่งการอ่านเร็ว หน่วยงานการนําเข้าแบบสองแบบ หน่วยงานการนําเข้าแบบเร็ว
เสมอความจําที่อ่านต่อเนื่องโดยการส่งคําสั่งอ่านเร็วครั้งเดียว หรือการออกสองครั้ง
แฟลชเมมรี่ 64 Mbit
✅ภาคย่อยแบบเดียวกัน 4-Kbyte
หน่วยงาน 64KB
พื้นที่เพิ่มเติม 64-ไบต์ที่สามารถล็อคโดยผู้ใช้งาน และสามารถโปรแกรมได้ครั้งเดียว (OTP)
ความสามารถในการลบ
✅ ความละเอียดของภาคย่อย (4-Kbyte)
✅ รายละเอียดของภาค (64-Kbyte)
การลบจํานวนมาก (64 Mbits) ใน 68 s (ปกติ)
การป้องกันการเขียน
โปรแกรมป้องกันการเขียนที่ใช้ได้กับทุกภาค 64-Kbyte (volatile lock bit)
การป้องกันการเขียนของฮาร์ดแวร์: ขนาดพื้นที่ที่คุ้มกันที่กําหนดด้วยบิตที่ไม่ลุกลุก (BP0, BP1 และ BP2)
ระบบปิดพลังงานลึก: 5 μA (ปกติ)
ลงนามอิเล็กทรอนิกส์
✓ JEDEC สมาธิการสองไบท์ (7117h)
✅รหัสตัวประกอบที่โดดเด่น (UID) 16 ไบท์อ่านเท่านั้น
กว่า 100 000 รอบการเขียนต่อสาขา
การเก็บข้อมูลมากกว่า 20 ปี
แพ็คเกจ
✅ สอดคล้องกับ RoHS